AMD Am79C930 User manual

PRELIMINARY
This document contains information on a product under development at Advanced Micro Devices.The
information is intended to help you evaluate this product.AMD reserves the right to change or discontinue
work on this proposed product without notice.
Publication# 20183 Rev:BAmendment/0
Issue Date:April 1997 1
Am79C930
PCnet™-Mobile
Single-ChipWireless LAN Media Access Controller
DISTINCTIVE CHARACTERISTICS
■
Capable of supporting the IEEE 802.11 standard
(draft)
■
Supports the Xircom Netwave™ media access
control (MAC) protocols
■
Supports MAC layer functions
■
Individual 8-byte transmit and 15-byte receive
FIFOs
■
Integrated intelligent 80188 processor for MAC
layer functions
■
Glueless PCMCIA bus interface conforming to
PC Card standard—Feb.1995
■
Full PCMCIA software interface support for PC
Card standard—Feb.1995
■
Glueless ISA (IEEE P996) bus interface with full
support for Plug and Play release 1.0a
■
Glueless SRAM interface for MAC operations,
supporting up to 128 Kbytes of memory
■
Glueless Flash memory interface,supporting
up to 128 Kbytes of non-volatile memory for
MAC control code,PCMCIA configuration
parameters,and ISA Plug and Play
configuration parameters
■
Provides integratedTransceiver Attachment
Interface (TAI),supporting Frequency-Hopping
Spread Spectrum,Direct Sequence Spread
Spectrum,and infrared physical-layer
interfaces
■
Antenna diversity selection support
■
Fabricated with submicron CMOS technology
with low operating current
■
Supports dual 3V and 5 V supply applications
■
Low-power mode allows reduced power
consumption for critical battery-powered
applications
■
144-pinThin Quad Flat Pack (TQFP) package
availableforspace-critical applications,suchas
PCMCIA
■
JTAG Boundary Scan (IEEE 1149.1) test access
port for board-level production test
GENERAL DESCRIPTION
PCnet-Mobile (Am79C930) is the first in a series of mo-
bile networking products in AMD’s PCnet family.The
Am79C930 device is the first single-chip wireless LAN
media access controller (MAC) supporting the IEEE
802.11 (draft) standard and the Xircom Netwave™
MAC protocols.The Am79C930 device is designed to
have a flexible protocol engine to allow for industry
standard and proprietary protocols.Protocol firmware
for Xircom Netwave and IEEE 802.11 (draft) MAC pro-
tocols are supplied by AMD.It is pin-compatible with
the PCMCIA bus or the ISA (Plug and Play) bus
through a pin-strapping option.
The Am79C930 device contains a PCMCIA/ISA bus
interface unit (BIU), a MAC control unit, and a
transceiver attachment interface (TAI).The TAI sup-
ports frequency-hopping spread spectrum, direct
sequence spread spectrum, and infrared physical layer
interfaces.In addition, a power down function has been
incorporated to provide low standby current for power-
sensitive applications.
The Am79C930 device provides users with a media ac-
cess controller that has flexibility (i.e., bus interface,
protocol, and physical layer support) to allow the
design of multiple products using a single device.By
having all the necessary MAC functions on a single
chip, users only need to add memory and the physical
layer in order to deliver a fully functional wireless LAN
connection.

2Am79C930
PRELIMINARY
ORDERING INFORMATION
Standard Products
AMD standard products are available in several packages and operating ranges.The order number (valid combination) is formed
by a combination of the elements below.
Valid Combinations
Valid combinations list configurations planned to be sup-
ported in volume for this device.Consult the local AMD sales
office to confirm availability of specific valid combinations and
to check on newly released combinations.
AM79C930 VC
DEVICE NUMBER/DESCRIPTION
Am79C930
Single-Chip Wireless LAN Media Access Controller
OPTIONAL PROCESSING
\W = Trimmed and Formed in a Tray
OPERATING CONDITIONS
C = Commercial (0°C to +70°C)
PACKAGETYPE
V = 144-Pin Thin Quad Flat Pack (PQT144)
SPEED
Not Applicable
\W
Valid Combinations
Am79C930 VC\W

Am79C930 3
PRELIMINARY
BLOCK DIAGRAM
PCMCIA Mode
JTAG
Control
Block
TRST
TMS/T3
TDI/T1
TDO/T2
RXCIN
ANTSLT
ANTSLT
SAR6–0
ADIN2–1
ADREF
RXDATA
SDCLK
SDDATA
SDSEL3–1
TXCMD
TXCMD
TXMOD
TXDATA
TXDATA
RXPE
TXPE
HFPE
HFCLK
LFPE
LFCLK
FDET
LNK
ACT
RXC
Transceiver
Attachment
Interface
MAC
Control
Unit
(80188 core)
Bus
Interface
Unit
(PCMCIA)
MOE
MWE
MA 16–0
MD 7–0
XCE
SCE
FCE
USER6–0
A14–0
D7–0
REG
CE1
OE
IORD
IOWR
RESET
WE
WAIT
INPACK
IREQ
STSCHG
PMX2–1
CLKIN
TEST
PWRDWN
CA16–8
CAD 7–0
INT1
ALE
WR
SRDY
UCS
LCS
RESET
DRQ0
DRQ1
INT0
20183B-1

4Am79C930
PRELIMINARY
BLOCK DIAGRAM
Bus Interface Unit
A14–0 or
LA23–17, SA16–0
D7–0
CLKIN
Slave
Control
PCMCIA
and ISA
Memory
and I/O
Address Buffer
Data Buffer
SIR0
System
Interrupt
Generator
SIR1
...
SIR7
ISAMemory Base
ISAI/O Base
MD[7:0] MA[16:0]
80188
Interrupt
Generator
IREQ
PCMCIA
Config Registers
ALE
CA16
Latch
Bus
Multi-
plexer CAD7–0
CA15–8
MIR0
MIR1
...
MIR15
MOE
MWE
UCS
LCS
SRDY
XCE
FCE
TAICE
SCE
INT1
RESET
PCMCIA
or
ISAControl Signals
Plug and Play
Control Module
Slave
Control
and
Arbitration
for
Memory
Interface
Bus
20183B-2

Am79C930 5
PRELIMINARY
BLOCK DIAGRAM
Transceiver Attachment Interface Unit
C
R
C
MA[4:0]
MD[7:0]
CLKIN
Slave
Control
Memory
Interface
Bus I/O
and DMA
TIR0
Interrupt
Generator
TCR31
TX
FIFO
8
Bytes
TXD
RESET
TCR...TIR...
TIR31
TCR0
IRQ
DRQ[1:0]
RX
FIFO
15
Bytes
P->S S->P
C
R
C
RXD
SFD
Detect
FDET
÷40
÷5
÷10
÷20
M
U
XTXC
DPLL
M
U
X
RXCIN
RXCSEL
RXC
C
Transceiver
Control
Signals
Transceiver Interface
Unit Control
Count
Empty
BIAS
Suppress
MUX Phylen
MUX
÷80
TAICE
Slave
Control
Sleep
20183B-3

AMD P R E L I M I N A R Y
6Am79C930
TABLE OF CONTENTS
DISTINCTIVE CHARACTERISTICS 1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
GENERAL DESCRIPTION 1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ORDERING INFORMATION 2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
BLOCK DIAGRAM 3. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Mode 3. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Bus Interface Unit 4. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Transceiver Attachment Interface Unit 5. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA BLOCK DIAGRAM 12. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA CONNECTION DIAGRAM 13. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA PIN SUMMARY 14. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Listed By Pin Number 14. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA PIN LIST 15. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Listed By Pin Name 15. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA PIN FUNCTION SUMMARY 16. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Pin Summary 16. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA PLUG AND PLAY BLOCK DIAGRAM 19. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
CONNECTION DIAGRAM 20. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA Plug And Play 20. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA PLUG AND PLAY PIN LIST 21. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Listed By Pin Number 21. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Listed By Pin Name 22. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA PLUG AND PLAY PIN SUMMARY 23. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PIN DESCRIPTIONS 25. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pins with Internal Pull Up or Pull Down Devices 25. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Configuration Pins 25. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Host System Interface Pins 25. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Bus Interface 26. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA (IEEE P996) Bus interface 27. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Memory Interface Pins 26. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Clock Pins 29. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
System Management Pins 29. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TAI Interface Pins 29. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Other Pins 31. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
IEEE 1149.1 Test Access Port Pins 32. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Power Supply Pins 32. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Analog Power Supply Pins 32. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Digital Power Supply Pins 32. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Multi-Function Pins 33. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 1: USER2/LA19 34. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 2: USER3/SA16 34. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

P R E L I M I N A R Y AMD
7Am79C930
Pin 3: USER4/LA17 34. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 45: STSCHG/BALE 34. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 90: USER0/RFRSH 34. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 91: USER1/IRQ12/EXTCTS/EXINT188 35. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 92: USER7/IRQ11 35. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 94: RXC/IRQ10/EXTA2DST 36. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 95: USER6/IRQ5/EXTSDF 36. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 96: USER5/IRQ4/EXTCHBSY 36. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 98: ACT 37. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 100: LNK 37. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 101: SDCLK 38. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 102: SDDATA 38. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 103: SDSEL3 38. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 105: SDSEL2 38. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 107: SDSEL1 38. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 115: TXC 39. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 118: LFPE 39. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 120: HFPE 39. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 122: RXPE 39. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 126: TXCMD 40. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 129: TXPE 40. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 131: TXMOD 40. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 132: ANTSLT 40. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 141: ANTSLT/LA23 40. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 142: TXCMD/LA21 41. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 143: TXDATA/LA20 41. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin 144: LLOCKE/SA15 41. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FUNCTIONAL DESCRIPTION 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Basic Functions 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
System Bus Interface Function 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Memory Bus Interface Function 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Software Interface Function 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Network Interface Function 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Detailed Functions 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Block Level Description 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Bus Interface Unit 42. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Interface 43. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA (IEEE P996) Plug and Play Interface 44. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Memory Interface 45. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Embedded 80188 45. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Media Access Management 45. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Medium Allocation 46. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Initialization 46. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SRAM Memory Management 46. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Flash Memory Management 47. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Transceiver Attachment Interface Unit Management 47. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

AMD P R E L I M I N A R Y
8Am79C930
Bus Interface Unit Interaction 47. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Transceiver Attachment Interface Unit 47. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TX FIFO 48. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TX Power Ramp Control 48. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Am79C930-based TX Power Ramp Control . 48. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Transceiver-Based TX Power Ramp Control . 50. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TX CRC Generation 50. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TX Status 50. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Start of Frame Delimiter Detection 50. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RX Data Parallelization 50. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RX FIFO 50. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RX CRC Checking 50. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RX Status Reporting 51. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Bit Ordering 51. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RSSI A/D Unit 51. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Physical Header Accommodation 52. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
DC Bias Control 52. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Baud Determination Logic 52. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Clear Channel Assessment Logic 53. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Automatic Antenna Diversity Logic 54. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TXC As Input 55. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
IEEE 1149.1 Test Access Port Interface 55. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Boundary Scan Circuit 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TAP FSM 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Supported Instructions 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Instruction Register and Decoding Logic 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Boundary Scan Register (BSR) 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Other Data Registers 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Power Saving Modes 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Power Down Function 56. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Applicability to IEEE 802.11 Power Down Modes 58. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Software Access 58. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Am79C930 System Interface Resources 58. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Mode Resources 58. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Attribute Memory Resources. 61. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA I/O Resources. 62. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA Plug and Play Mode Resources 63. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA Plug and Play Memory Resources 64. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA Plug and Play I/O Resources. 66. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA Plug and Play Register Set. 68. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MAC Firmware Resources 70. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MAC (80188 core) Memory Resources 70. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MAC (80188 core) Memory Resources Restrictions 72. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MAC (80188 core) Interrupt Channel Allocation 72. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MAC (80188 core) DMA Channel Allocation 72. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
DMA Channel Allocation In The 80188 Core 73. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Loopback Operation 73. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

P R E L I M I N A R Y AMD
9Am79C930
LED Support 73. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RESET Methods 73. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RESET Pin 73. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SWRESET (SIR0[7]) 73. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
CORESET (SIR0[6]) 74. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA COR SRESET 74. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA PnP RESET 75. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SRES (TIR0[5]) 75. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
REGISTER DESCRIPTIONS 75. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
System Interface Registers (SIR space) 76. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR0: General Configuration Register (GCR) 77. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR1: Bank Switching Select Register (BSS) 78. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR2: Local Memory Address Register [7:0] (LMA) 79. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR3: Local Memory Address Register [14:8] (LMA) 79. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR4: I/O Data Port A (IODPA) 79. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR5: I/O Data Port B (IODPB) 80. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR6: I/O Data Port C (IODPC) 80. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SIR7: I/O Data Port D (IODPD) 80. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MAC Interface Registers (MIR Space) 80. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR0: Processor Interface Register (PIR) 80. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR1: Power Up Clock Time [3:0] (PUCT) 81. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR2: Power Down Length Count [7:0] (PDLC) 81. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR3: Power Down Length Count [15:8] (PDLC) 81. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR4: Power Down Length Count [22:16] (PDLC) 82. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR5: Free Count [7:0] (FCNT) 82. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR6: Free Count [15:8] (FCNT) 82. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR7: Free Count [23:16] (FCNT) 82. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR8: Flash Wait States 82. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR9: TCR Mask STSCHG Data 83. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR10: Reserved 85. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR11: Reserved 85. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR12: Reserved 85. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR13: Reserved 85. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR14: Reserved 85. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MIR15: Reserved 85. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Transceiver Attachment Interface Registers (TIR Space) 86. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR0: Network Control 89. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR1: Network Status 89. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR2: Serial Device 90. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR3: Fast Serial Port Control 91. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR4: Interrupt Register 1 91. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR5: Interrupt Register 92. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR6: Interrupt Unmask Register 1 93. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR7: Interrupt Unmask Register 2 93. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR8: Transmit Control 94. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR9: Transmit Status 94. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

AMD P R E L I M I N A R Y
10 Am79C930
TIR10: TX FIFO Data Register 95. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR11: Transmit Sequence Control 95. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR12: Byte Count Register LSB 96. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR13: Byte Count Register MSB 97. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR14: Byte Count Limit LSB 97. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR15: Byte Count Limit MSB 97. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR16: Receiver Control 98. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR17: Receive Status Register 98. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR18: RX FIFO Data Register 99. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR19: Reserved 98. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR20: CRC32 Correct Byte Count LSB 99. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR21: CRC32 Correct Byte Count MSB 99. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR22: CRC8 Correct Byte Count LSB 100. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR23: CRC8 Correct Byte Count MSB 100. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR24: TCR Index Register 100. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR25: Configuration Data Port 101. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR26: Antenna Diversity and A/D Control 101. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR27: Serial Approximation Register 102. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR28: RSSI Lower Limit 102. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR29: USER Pin Data 103. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR30: Test Dummy Register 103. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TIR31: TEST 103. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TAI Configuration Register space (TCR) 103. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR0: Network Configuration 104. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR1: Transmit Configuration 104. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR2: Clock Recovery 105. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR3: Receive Configuration 106. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR4: Antenna Diversity Timer 106. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR5: TX Ramp Up Timing 107. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR6: TX Ramp Down Timing 108. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR7: Pin Data A 108. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR8: Start Delimiter LSB 109. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR9: Start Delimiter CSB 110. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR10: Start Delimiter MSB 110. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR11: Interrupt Register 3 110. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR12: Interrupt Unmask Register 3 111. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR13: Pin Configuration A 111. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR14: Pin Configuration B 112. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR15: Pin Configuration C 113. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR16: Baud Detect Start 114. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR17: Baud Detect Lower Limit 115. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR18: Baud Detect Upper Limit. 115. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR19: Baud Detect Accept Count for Carrier Sense 116. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR20: Baud Detect Accept Count for Stop Diversity 116. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR21: Baud Detect Ratio 116. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR22: Baud Detect Accept Count 117. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR23: Baud Detect Fail Count 117. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

P R E L I M I N A R Y AMD
11Am79C930
TCR24: RSSI Sample Start 117. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR25: RSSI Configuration 118. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR26: Reserved 119. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR27: TIP LED Scramble 120. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR28: Clear Channel Assessment Configuration 121. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR29: Reserved 122. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR30: Pin Function and Data Rate 122. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TCR31: Device Revision 123. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA CCR Registers and PCMCIA CIS Space 124. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Card Configuration and Status Register 124. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Card Information Structure (CIS) 125. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ABSOLUTE MAXIMUM RATINGS 126. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
OPERATING RANGES 126. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
DC CHARACTERISTICS 126. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 V Am79C930 DC Characteristics 126. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3 V Am79C930 DC Characteristics 128. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
IEEE 1149.1 DC Characteristics (5.0 and 3.3 V) 130. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ABSOLUTE MAXIMUM RATINGS 131. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
OPERATING RANGES 131. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
AC CHARACTERISTICS 131. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 and 3.3 V PCMCIA Interface AC Characteristics 131. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA MEMORY READ ACCESS 131. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA MEMORY WRITE ACCESS 132. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA I/O READ ACCESS 133. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA I/O WRITE ACCESS 134. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 AND 3.3 V ISA INTERFACE AC CHARACTERISTICS 135. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA ACCESS 136. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 V MEMORY BUS INTERFACE AC CHARACTERISTICS 137. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MEMORY BUS READ ACCESS 137. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MEMORY BUS WRITE ACCESS 138. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3 V MEMORY BUS INTERFACE AC CHARACTERISTICS 139. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MEMORY BUS READ ACCESS 139. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MEMORY BUS WRITE ACCESS 140. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 V TAI INTERFACE AC CHARACTERISTICS 141. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3 V TAI INTERFACE AC CHARACTERISTICS 144. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 AND 3.3 V USER PROGRAMMABLE PINS AC CHARACTERISTICS 146. . . . . . . . . . . . . . . . . . . . . . . .
5.0 AND 3.3 V IEEE 1149.1 INTERFACE AC CHARACTERISTICS 147. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ANALOG-TO-DIGITAL (A/D) CONVERTER CHARACTERISTICS 147. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

AMD P R E L I M I N A R Y
12 Am79C930
TIMING WAVEFORMS 148. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PCMCIA Bus Interface Waveforms 148. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ISA Bus Interface Waveforms 150. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Memory Bus Interface Waveforms 151. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
CLOCK WAVEFORMS 152. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TAI WAVEFORMS 153. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PROGRAMMABLE INTERFACE WAVEFORMS 154. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
IEEE 1149.1 INTERFACE WAVEFORMS 155. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
AC TEST REFERENCE WAVEFORMS 156. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 V PCMCIA AC Test Reference Waveform 156. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3 V PCMCIA AC Test Reference Waveform 156. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5.0 V NON-PCMCIA AC Test Reference Waveform 157. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3 V NON-PCMCIA AC Test Reference Waveform 157. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PHYSICAL DIMENSIONS 158. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
APPENDIX A: Typical Am79C930 System Application A-1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Device Configuration A-1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Frame Transmission A-2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Frame Reception A-2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

Am79C930 13
PRELIMINARY
PCMCIA CONNECTION DIAGRAM
Notes:
Pin 1 is marked for orientation.
NC = No Connection
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
56
57
58
59
60
61
62
98
99
100
101
102
103
104
54
55
53
108
107
106
105
31
4
5
6
7
8
9
10
11
1
2
3
28
29
30
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
32
33
34
35
36
USER2
USER3
USER4
VDDM
XCE
MA11
VSSM
MA9
MA8
MA13
MWE
MA14
MA16
MA15
MA12
VDDM
VCC
MA7
MA6
MA5
VSSM
MA4
MA3
MA2
MA1
MA0
MD0
MD1
VDDM
MD2
MD3
VSSM
MD4
MD5
MD6
MD7
LLOCKE
TXDATA
TXCMD
ANTSLT
VDDU2
VDD5
AVDD
ADREF
AVSS
ADIN2
ADIN1
PWRDWN
ANTSLT
TXMOD
VSST
TXPE
FDET
VSS
TXCMD
VDDT
RXCIN
RXSDATA
RXPE
TXDATA
HFPE
HFCLK
LFPE
LFCLK
VSST
TXC
SAR6
SAR5
SAR4
SAR3
SAR2
SAR1
SAR0
SDSEL1
VSST
SDSEL2
VDDT
SDSEL3
ADDATA
SDCLK
LNK
VSST
ACT
VDDU1
USER5
USER6
RXC
VSSU1
USER7
USER1
USER0
VCC
TDI
TRST
TMS
TDO
TCK
PMX1
PMX2
TEST
CLK20
PCMCIA
D3
D4
VSSP
D5
D6
D7
MA10
MOE
SCE
FCE
D2
D1
D0
VSSP
STSCHG
A0
A1
REG
A2
INPACK
A3
WAIT
A4
A7
VDDP
A12
VSS
RESET
A5
A6
IREQ
WE
A14
A13
A8
IOWR
IORD
A9
A11
OE
A10
CE1
132
131
130
129
128
127
126
125
124
123
122
144
143
142
141
140
139
138
137
136
135
134
133
121
120
119
118
117
116
115
114
113
112
111
110
109
42
43
44
45
46
47
48
49
50
51
52
40
41
37
38
39
Am79C930
20183B-4

14Am79C930
PRELIMINARY
PCMCIA PIN SUMMARY
Listed by Pin Number
Pin No. Pin Name Pin No. Pin Name Pin No. Pin Name Pin No. Pin Name
1USER2 37 MA10 73 D7 109 SAR1
2USER3 38 MOE 74 D6 110 SAR2
3USER4 39 SCE 75 D5 111 SAR3
4VDDM 40 FCE 76 VSSP 112 SAR4
5XCE 41 D2 77 D4 113 SAR5
6MA11 42 D1 78 D3 114 SAR6
7VSSM 43 D0 79 PCMCIA 115 TXC
8MA9 44 VSSP 80 CLK20 116 VSST
9MA8 45 STSCHG 81 TEST 117 LFCLK
10 MA13 46 A0 82 PMX2 118 LFPE
11 MWE 47 A1 83 PMX1 119 HFCLK
12 MA14 48 REG 84 TCK 120 HFPE
13 MA16 49 A2 85 TDO 121 TXDATA
14 MA15 50 INPACK 86 TMS 122 RXPE
15 MA12 51 A3 87 TRST 123 RXDATA
16 VDDM 52 WAIT 88 TDI 124 RXCIN
17 V
CC
53 A4 89 V
CC
125 VDDT
18 MA7 54 A7 90 USER0 126 TXCMD
19 MA6 55 VDDP 91 USER1 127 V
SS
20 MA5 56 A12 92 USER7 128 FDET
21 VSSM 57 V
SS
93 VSSU1 129 TXPE
22 MA4 58 RESET 94 RXC 130 VSST
23 MA3 59 A5 95 USER6 131 TXMOD
24 MA2 60 A6 96 USER5 132 ANTSLT
25 MA1 61 IREQ 97 VDDU1 133 PWRDWN
26 MA0 62 WE 98 ACT 134 ADIN1
27 MD0 63 A14 99 VSST 135 ADIN2
28 MD1 64 A13 100 LNK 136 AVSS
29 VDDM 65 A8 101 SDCLK 137 ADREF
30 MD2 66 IOWR 102 SDDATA138 AVDD
31 MD3 67 IORD 103 SDSEL3 139 VDD5
32 VSSM 68 A9 104 VDDT 140 VDDU2
33 MD4 69 A11 105 SDSEL2 141 ANTSLT
34 MD5 70 OE 106 VSST 142 TXCMD
35 MD6 71 A10 107 SDSEL1 143 TXDATA
36 MD7 72 CE1 108 SAR0 144 LLOCKE

Am79C930 15
PRELIMINARY
PCMCIA PIN LIST
Listed by Pin Name
Pin Name Pin No. Pin Name Pin No. Pin Name Pin No. Pin Name Pin No.
A0 46 HFPE 120 OE 70 TXMOD 131
A1 47 INPACK 50 PCMCIA 79 TXPE 129
A10 71 IORD 67 PMX1 83 USER0 90
A11 69 IOWR 66 PMX2 82 USER1 91
A12 56 IREQ 61 PWRDWN 133 USER2 1
A13 64 LFCLK 117 REG 48 USER3 2
A14 63 LFPE 118 RESET 58 USER4 3
A2 49 LLOCKE 144 RXC 94 USER5 96
A3 51 LNK 100 RXCIN 124 USER6 95
A4 53 MA0 26 RXDATA123 V
CC
17
A5 59 MA1 25 RXPE 122 V
CC
89
A6 60 MA10 37 SAR0 108 VDD5 139
A7 54 MA11 6SAR1 109 VDDM 4
A8 65 MA12 15 SAR2 110 VDDM 16
A9 68 MA13 10 SAR3 111 VDDM 29
ACT 98 MA14 12 SAR4 112 VDDP 55
ADIN1 134 MA15 14 SAR5 113 VDDT 104
ADIN2 135 MA16 13 SAR6 114 VDDT 125
ADREF 137 MA2 24 SCE 39 VDDU1 97
ANTSLT132 MA3 23 SDCLK 101 VDDU2 140
ANTSLT 141 MA4 22 SDDATA102 V
SS
57
AVDD 138 MA5 20 SDSEL1 107 V
SS
127
AVSS 136 MA6 19 SDSEL2 105 VSSM 7
CE1 72 MA7 18 SDSEL3 103 VSSM 21
CLK20 80 MA8 9STSCHG 45 VSSM 32
D0 43 MA9 8TCK 84 VSSP 44
D1 42 MD0 27 TDI 88 VSSP 76
D2 41 MD1 28 TDO 85 VSST 99
D3 78 MD2 30 TEST 81 VSST 106
D4 77 MD3 31 TMS 86 VSST 116
D5 75 MD4 33 TRST 87 VSST 130
D6 74 MD5 34 TXC 115 VSSU1 93
D7 73 MD6 35 TXCMD 126 WAIT 52
FCE 40 MD7 36 TXCMD 142 USER7 92
FDET 128 MOE 38 TXDATA121 WE 62
HFCLK 119 MWE 11 TXDATA 143 XCE 5

16Am79C930
PRELIMINARY
PCMCIA PIN FUNCTION SUMMARY
PCMCIA Pin Summary
No.of
Pins Pin Name Pin Function Pin Style
15 A14–A0 PCMCIA address bus lines I
8D7–D0 PCMCIA data bus lines TS2
1RESET PCMCIA bus RESET line I
1CE1 Card Enable 1—used to enable the D7–0 pins for PCMCIA Read and Write
accesses I
1OE Output Enable—used to enable the output drivers of the Am79C930 device for
PCMCIA Read accesses I
1WE Write Enable—used to indicate that the current PCMCIA cycle is a write access I
1REG REG—used to indicate that the current PCMCIA cycle is to the Attribute
Memory space of the Am79C930 device I
1INPACK Input Acknowledge—used to indicate that the Am79C930 device will respond
to the current I/O read cycle TS1
1WAIT Wait—used to delay the termination of the current PCMCIA cycle TS2
1IORD I/O Read—this signal is asserted by the PCMCIA host system whenever an
I/O read operation occurs
1IOWR I/O Write—this signal is asserted by the PCMCIA host system whenever an
I/O write operation occurs I
1IREQ Interrupt Request—this line is asserted when the Am79C930 device needs
servicing from the software PTS3
1STSCHG Status Change—PCMCIA output used only for WAKEUP signaling PTS1
1PCMCIA PCMCIA mode—selects PCMCIA or ISA Plug and Play mode I
1PWRDWN Powerdown—indicates that device is in the power down mode TP1
17 MA16–0 Memory Address Bus—these lines are used to address locations in the Flash
device, the SRAM device, and an extra peripheral device that are contained
within an Am79C930-based design TP1
8MD7–0 Memory Data Bus—these lines are used to write and read data to/from Flash,
SRAM, and/or an extra peripheral device within an Am79C930-based design TS1
1FCE Flash Chip Enable—this signal becomes asserted when the Flash device has
been addressed by either the 80188 core of the Am79C930 device or by the
software through the PCMCIA interface TP1
1SCE SRAM Chip Enable—this signal becomes asserted when the SRAM device
has been addressed by either the 80188 core of the Am79C930 device or by
the software through the PCMCIA interface TP1
1XCE eXtra Chip Enable—this signal becomes asserted when the extra peripheral
device has been addressed by the 80188 core of the Am79C930 device (XCE
is not accessible through the system interface) TP1
1MOE Memory Output Enable—this signal becomes asserted during reads of devices
located on the memory interface bus TP1
1MWE Memory Write Enable—this signal becomes asserted during writes to devices
located on the memory interface bus TP1
1TCK Test Clock—this is the clock signal for IEEE 1149.1 testing I
1TDI Test Data In—this is the data input signal for IEEE 1149.1 testing I

Am79C930 17
PRELIMINARY
PCMCIA PIN FUNCTION SUMMARY (continued)
PCMCIA Pin Summary (continued)
No.of
Pins Pin Name Pin Function Pin Style
1TDO Test Data Out—this is the data output signal for IEEE 1149.1 testing TS1
1TMS Test Mode Select—this is the test mode select for IEEE 1149.1 testing I
1TRST Test Reset—this is the reset signal for IEEE 1149.1 testing I
1USER7 User-programmable pin PTS3
1RXC Receive Clock—provides decode receive clock PTS3
1TEST Test pin—when asserted, this pin places the Am79C930 device into a
nonstandard factory-only test mode I
1CLKIN Clock input to drive BIU, 80188 core, and TAI, supplying network data rate
information I
2PMX1–2 Power Management Xtal—32-kHz Xtal input for sleep timer reference I/XO
1TXC Transmit Clock—may be configured either as input or output TS1
1LFPE Low Frequency Power Enable—used to power up the low-frequency section of
the transceiver PTS1
1LFCLK Low Frequency Clock—a reference signal for the transceiver synthesizer TS1
1LLOCKE Low Frequency Synthesizer Lock—a programmable signal PTS1
1HFPE High Frequency Power Enable—used to power up the high-frequency section
of the transceiver PTS1
1HFCLK High Frequency Clock—a reference signal for the transceiver synthesizer TS1
2ANTSLT, ANTSLT Antenna Select—used to select between two antennas PTS1
2TXCMD, TXCMD Transmit Command—used to select the transmit path in the transceiver TP1, PTS1
1TXPE Transmit Power Enable—used to power up the transmit section of the
transceiver TP1
2TXDATA, TXDATA Transmit Data—supplies the transmit data stream to the transceiver TP1, PTS1
1TXMOD Transmit Modulation Enable—enables the modulation of transmit data TP1
1RXPE Receive Power Enable—enables the receive function of the transceiver PTS1
1RXDATAReceive Data—accepts receive data in NRZ format from the transceiver I
1FDET Frame Detect—start of frame delimiter detection indication TS1
1RXCIN Receive Clock Input—optional clock input that allows for an external PLL IPU
1SDCLK Serial Data Clock—clock output used to access serial peripheral devices PTS1
1SDDATASerial Data Data—data pin used to access serial peripheral devices PTS1
3SDSEL3–SDSEL1 Serial Data Select—chip select outputs used to select serial peripheral devices PTS1
1ACT Activity LED—output capable of driving an LED PTS2
1LNK Link LED—output capable of driving an LED PTS2
1ADREF A/D Reference—an input that can be used to set the analog reference voltage
for the internal A/D converter I
7SAR6–SAR0 Serial Approximation Register—supplies the value of the serial approximation
register used in the A/D converter TS1

18Am79C930
PRELIMINARY
PCMCIA PIN FUNCTION SUMMARY (continued)
PCMCIA Pin Summary (continued)
Output DriverTypes
InputTypes
No.of
Pins Pin Name Pin Function Pin Style
2ADIN1–2 Comparator—A/D comparator inputs TS1
12 V
CC
Power I
13 GND Ground I
7USER0–USER6 User-definable I/O pins with direct accessibility and control through TCR and
TIR registers PTS3, PTS1
Name Type I
OL
I
OH
Load
TP1 Totem pole 4 mA –4 mA 50 pF
TS1 Tri-state 4 mA –4 mA 50 pF
TS2 Tri-state 24 mA –4 mA 120 pF
PTS1 User-programmable tri-state 4 mA –4 mA 50 pF
PTS2 User-programmable tri-state 12 mA –4 mA 50 pF
PTS3 User-programmable tri-state 24 mA –4 mA 120 pF
OD2 Open drain 24 mA –4 mA 120 pF
XO Xtal amplifier output NA NA 50 pF
Name Type Size of Pullup Size of Pulldown
IInput NA NA
IPU Input with internal pullup device >50K
Ω
NA
IPD Input with internal pulldown device NA >50K
Ω

Am79C930 19
PRELIMINARY
ISA PLUG AND PLAY BLOCK DIAGRAM
JTAG
Control
Block
TRST
TMS/T3
TDI/T1
TDO/T2
RXCIN
ANTSLT
ANTSLT
SAR6–0
ADIN2–1
ADREF
RXDATA
SDCLK
SDDATA
SDSEL3–1
TXCMD
TXCMD
TXMOD
TXDATA
TXDATA
RXPE
TXPE
HFPE
HFCLK
LFPE
LFCLK
FDET
LNK
ACT
RXC
IEEE
802.11
Network
Interface Unit
IEEE
802.11
MAC
Control Unit
(80188 core)
Bus
Interface Unit
(ISA
Plug and Play)
MOE
MWE
MA 16–0
MD 7–0
XCE
SCE
FCE
LA23–17
SA126–0
SD7–0
AEN
BALE
MEMR
IOR
IOW
RESET
MEMW
IOCHRDY
IRQ(X)
RFRSH
PMX2–1
CLK20
TEST
PWRDWN
CA16–18
CAD 7–0
INT1
ALE
WR
SRDY
UCS
LCS
RESET
DRQ0
DRQ1
INT0
RESET
20183B-5

20 Am79C930
PRELIMINARY
ISA PLUG AND PLAY CONNECTION DIAGRAM
Notes:
Pin 1 is marked for orientation.
NC = No Connection
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
56
57
58
59
60
61
62
98
99
100
101
102
103
104
54
55
53
132
131
130
129
128
127
126
125
124
123
122
144
143
142
141
140
139
138
137
136
135
134
133
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
42
43
44
45
46
47
48
49
50
51
52
40
41
31
4
5
6
7
8
9
10
11
1
2
3
28
29
30
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
32
33
34
35
36
37
38
39
LA19
SA16
LA17
VDDM
XCE
MA11
VSSM
MA9
MA8
MA13
MWE
MA14
MA16
MA15
MA12
VDDM
VCC
MA7
MA6
MA5
VSSM
MA4
MA3
MA2
MA1
MA0
MD0
MD1
VDDM
MD2
MD3
VSSM
MD4
MD5
MD6
MD7
SA15
LA20
LA21
LA23
VDDU2
VDD5
AVDD
ADREF
AVSS
ADIN2
ADIN1
PWRDWN
ANTSLT
TXMOD
VSST
TXPE
FDET
VSS
TXCMD
VDDT
RXCIN
RXSDATA
RXPE
TXDATA
HFPE
HFCLK
LFPE
LFCLK
VSST
TXC
SAR6
SAR5
SAR4
SAR3
SAR2
SAR1
SAR0
SDSEL1
VSST
SDSEL2
VDDT
SDSEL3
ADDATA
SDCLK
LNK
VSST
ACT
VDDU1
IRQ4
IRQ5
IRQ10
VSSU1
IRQ11
IRQ12
RFRSH
VCC
TDI
TRST
TMS
TDO
TCK
PMX1
PMX2
TEST
CLK20
PCMCIA
SD3
SD4
VSSP
SD5
SD6
SD7
MA10
MOE
SCE
FCE
SD2
SD1
SD0
VSSP
BALE
SA0
SA1
AEN
SA2
LA22
SA3
IOCHRDY
SA4
SA7
VDDP
SA12
VSS
RESET
SA5
SA6
IRQ9
MEMW
SA14
SA13
SA8
IOW
IOR
SA9
SA11
MEMR
SA10
LA18
Am79C930
20183B-6
Table of contents
Popular IP Access Controllers manuals by other brands

Simons Voss Technologies
Simons Voss Technologies MobileKey manual

NEXT Biometrics
NEXT Biometrics Oyster II installation guide

Progeny
Progeny 2011 quick start guide

Fermax
Fermax CITY FINGERPRINT READER User& installer's manual

xpr
xpr BIOPROX-EM user manual

Idemia
Idemia MorphoAccess SIGMA Extreme Series Quick user guide