Denon DN-S3000 User manual

SERVICE MANUAL
TABLE TOP SINGLE CD PLAYER
MODEL DN-S3000
For U.S.A., Canada, Europe
& Japan model
16-11, YUSHIMA 3-CHOME, BUNKYOU-KU, TOKYO 113-0034 JAPAN
X0180V.01 DE/CDM 0308
Some illustrations using in this service manual are
slightly different from the actual set.
●
Please use this service manual with referring to the
operating instructions without fail.
●
For purposes of improvement, specifications and
design are subject to change without notice.
●
●
本文中に使用しているイラストは、説明の都合上現物
と多少異なる場合があります。
●
修理の際は、必ず取扱説明書を参照の上、作業を行っ
てください。
サービスをおこなう前に、このサービスマニュアルを
必ずお読みください。本機は、火災、感電、けがなど
に対する安全性を確保するために、さまざまな配慮を
おこなっており、また法的には「電気用品安全法」に
もとづき、所定の許可を得て製造されております。
従ってサービスをおこなう際は、これらの安全性が維
持されるよう、このサービスマニュアルに記載されて
いる注意事項を必ずお守りください。
●
本機の仕様は性能改良のため、予告なく変更すること
があります。
●
補修用性能部品の保有期間は、製造打切後8年です。
注 意
Ver. 1

2
2DN-S3000
SAFETY PRECAUTIONS
The following check should be performed for the continued protection of the customer and service technician.
LEAKAGE CURRENT CHECK
Before returning the unit to the customer, make sure you make either (1) a leakage current check or (2) a line to chassis
resistance check. If the leakage current exceeds 0.5 milliamps, or if the resistance from chassis to either side of the
power cord is less than 460 kohms, the unit is defective.
LASER RADIATION
Do not stare into beam or view directly with optical instruments, class 3A laser product.
(1)
(2)
500V
1M
(1)
(2)

3
3DN-S3000
DISASSEMBLY
(Follow the procedure below in reverse order when reassembling.)
1. SLIP DISK, SLIP MAT
(1) Remove a screw and pull out Slip Disc and Slip Mat.
2. PLATTER
(1) Remove Belt from Motor Pully.
(2) Remove 3 screws and pull out Platter.
.
Slip Disc
Slip Mat
Slip Sheet
Anti-static Sheet
Washer
.
Belt
Motor Pully
Platter

4
4DN-S3000
3. DRIVE UNIT
(1) Remove 4 screws and pull out Drive Unit.
(2) Disconnect Flat cable and Connector.
(3) Detach Drive Unit.
Note:
zDo not pull out aslant to prevent Flat cable damage.
zDo not fail to pull AC cord from wall outlet before disconnect the Flat cable and Connector.
If AC cord is remained plugged into wall outlet, power is kept supplied in the unit, which may cause danger.
4. COVER UNIT
(1) Remove 5 screws and pull out Cover Unit.
(2) Disconnect Connectors.
(3) Detach Cover unit.
Note:
zDo not fail to pull AC cord from wall outlet before disconnect Connectors.
If AC cord is remained plugged into wall outlet, power is kept supplied in the unit, which may cause danger.
Drive Unit
71
71
Connector
Flat cable
Drive Unit
Cover unit
Connector
Connector
CX042
CX101
CX041
CX031

5
5DN-S3000
5. SENSOR AND SCALE UNITS OF PLATTER
(1) Remove 2 screws and pull out Sensor Cover and Sensor unit.
(2) Remove a E Ring.
(3) Pull out Scale unit.
6. SENSOR AND SCALE UNITS OF SLIP DISC
(1) Remove 2 screws and pull out Sensor Cover and Sensor unit.
(2) Remove a screw and pull out Scale unit.
7. POWER PWB
(1) Remove 5 screw and pull out Power PWB.
Sensor Cover
Sensor unit
E Ring
Scale unit
Scale unit
Sensor unit
Sensor Cover
Power PWB

6
6DN-S3000
8. DSP PWB UNIT
(1) Remove 9 screws and pull out DSP PWB unit.
9. DRIVE COVER
(1) Remove 4 screws and pull out Drive cover.
10. DRIVE
(1) Move Drive Rack in arrow direction through the Hole on the bottom chassis.
Loader frame comes out.
(2) Pull up Loader panel while pulling it towards front.
(3) Remove 4 screws and pull out Drive.
DSP PWB unit
Drive cover
Drive

7
7DN-S3000
BLOCK DIAGRAM
DN-S3000
GND,+5
-HB,F1,F2
TFS0 LRCK analog out
TCK0 BCLK
MAIN
D/A
DIT
ADRESS
D16~31
D0~D15
D0~D16
TXD0A PANEL
DRIVE
ROM
TXD0B digital out µcom
ATAPI
INTERFACE
MAIN DOUT
AK4353
TXD1B CLOCK TMP86CM47U
ROM32k
RAM1k LED out
TFS1 Key scan
BUS 16Bit Bus TCK1 VR in
ATAPI select TXD1A
interface
CONTROL
FLAG DISC
CPU DSP 32.0M 32.0M 5v
D0~15 BUS
interface FW PULSE PANEL
9V 5.0V DISC RV PULSE DISC
-HB,F1,F2 URN TABLE DIR TURN TABLE
SWITCHING
POWER SUPPLY
±9.0V SERIAL 1 UART 5v TURN TABLE
micon SERIAL 2 UART X'EFFECT IN HB
8M SERIAL 3 UART DRIVER X'EFFECT OUT
FRASH ADRESS 3.3-5V FADER
memory
5.0V 5.0V 3.3V
adress
memo
4M
FRASH D/A
memory
CONTROL
motor
driver
Motor
ML9207
CPU
RAM10K
SYSTEM
MN102H730F
TMP86CM47U
ATAP
Interface
SENSORSENSOR
Ragurater
SHOCK PROOF
RAM control
256fs
CPU
DSP
FLTFLT Driver
DMA
ADSP21065L
AMP
Trans
128M
SDRAM
RAM
32bit BUS

8
8DN-S3000
CONFIRMING THE SERVO
Required Measuring Implement
zReference disc (TCD784 or CO-74176)
1. What is Service Program
Service program is a special program intended for confirming servo functions etc.
2. Contents of Service Program
Switch on the power while pushing the PITCH BEND + button and SCRATCH MODE button at the same time. After actuating
the servo program, select an aiming process number with the SELECT knob, A button, B button, SAMP button, or SAMP B
button. Press the SELECT knob to execute the selected process, the process number is then displayed on the track indicator
of the display. To exit from the service program, just switch off the power.
Process No.
(TRACK
Indication)
Function
(Character-display) Contents
01 com Version check
(Version No.)
Check Version with JOG dial.
1. System com version No.: “Sys_XXXX ”
2. DSP soft version No.: “Dsp_XXXX ”
3. ATAPI com version No.: “Atapi_XXXX ”
4. PANEL com version No.: “Panel_XXXX ”
5. ROM drive mecha. com version No.: “Drive_XXXX ”
02 OPEN/CLOSE
(Open Close) Performs open/close each time when the SELECT knob is pushed.
03 Drive Diagnostic
(Drive_Diag)
ROM drive performs operation check when the SELECT knob is pushed, and
indicates the operational result. If the disc holder open, it starts the operation check
after closing. It indicates “Normal_End” if it ends normal. In case of error, ROM
drive error code is displayed in the character’s lower portion as “E****”.
04 Drive Data Read
(Data Read)
Starts continuous playback at its maximum reading speed from the beginning of
disc when the SELECT knob is pushed. It halts reading and stops if the knob is
pushed again.
05 Error Code Check
(Error Data)
Turn the PLATTER to display the logging error codes in the occurred order.
(“Error Data” is displayed.)
10 error logs are memorized at maximum.
Kinds of Error Code, displayed
Error Code Table (Appears only at Heat Run and Chucking Test function)
Pressing SELECT knob enters to data erase mode. (“Err Clear?” is displayed.)
If the SELECT knob is pushed again, the memorized error data are cleared.
06 Total Running Time
(Total_Time)
Total time span of servo function that counted by the hour is displayed.
(“Total Time” is displayed.)
The display time is less than 65535 hours.
Note: No time is counted if powered down within 59 minutes.
Pressing SELECT knob enters to data erase mode. (“Time Clear?” is displayed.)
If the SELECT knob is pushed again, the memorized time data are cleared.
SELECT knob
07
Automatic
Servo Adjustment
call
Starts automatic servo adjustment when the SELECT knob is pushed, and after
completing the adjustment, sort of the used disc is indicated. Data is selectable with
the PLATTER.
1. Disc check, CD/CD-RW
2. Focus gain data
3. Focus balance data
4. Focus offset data
5. Tracking gain data
6. Tracking balance data
7. Tracking offset data
8. PreAMP Tracking Sensor Gain
9. DSP Tracking Sensor Gain
10. PI offset
サービスモード
サービスモードは、サーボ状態などを確認するための特別なプログラムです。
1. サービスプログラムの内容
PITCHBEND +ボタンと SCRATCHMODE ボタンを両方押しながら、電源を投入するとサービスモードになります。パラメータノブで各チェック項目
が、A ボタン ,B ボタン ,SAMP ボタン , または SAMPB ボタンで各テスト項目が選択できます。パラメータノブを押すか、PLAY/PAUSE ボタンを押すと各
項目のチェック、テストを開始し、その結果を表示します。
サービスモードをキャンセルするには、電源を切ってください。
*リファレンスディスク:TCD784、CO-74176
チェック項No.
( トラック番号 )
機能
キャラクター表示 内容
01 マイコンバージョンチェツク
VersionNo
スクラッチディスクを回して、バージョンをチェックします。
1.システムマイコンバージョン No:"SysXXXX"
2.DSP ソフトバージョン No:"DspXXXX"
3.ATAPI マイコンバージョン No:"AtapiXXXX"
4.パネルマイコンバージョン No:"PanelXXXX"
5.CD ドライブマイコンバージョン No:"DriveXXXX"
02 CDEJECT パラメータノブを押すと CD の EJECT/LOAD が選択できます。
03 CD ドライブチェック
(DriveDiag)
パラメータノブを押すと CD ドライブの動作チェックを開始します。終了すると結果を表示し
ます。OK のときは NormalEnd が表示されます。
04 ドライブデータリード
(DataRead)
パラメータノブを押すと、データリードを開始し再生を開始します。再度、パラメータノブを押
すと、データリードを停止し、再生を停止します。
パラメータノブ
05 エラーコードチェック
(ErrorData)
通常動作時、発生したエラーのエラーコードが表示されます。ディスクを回すと、最大 10 個
まで、記憶されたエラーデータが選択できます。( エラーコードはエラーコード表を参照下さい。)
・パラメータノブを押すと、エラーデータ消去モードになります。(ErrClear?が表示されます )
再度、パラメータノブを押すと、全てのエラーデータが消去されます。
06 トータルランニングタイム
(TotalTime)
スピンドルモータのトータル動作時間を表示します。1 時間単位で 65535 時間まで計測でき
ます。注意 )59 分以下で電源を切るとカウントされません。
・パラメータノブを押すと、トータル時間消去モードになります。(TimeClear?が表示されま
す ) 再度、パラメータノブを押すと、トータル時間が消去されます。
07 サーボ自動調整値
読み出し
(ServoData)
パラメータノブを押すとサーボ自動調整を開始します。調整が終了すると、調整データ表示
します。データはスクラッチディスクを回すことで選択できます。
1. ディスクチェック、CD/CD-RW
2. フォーカスゲインデータ
3. フォーカスバランスデータ
4. フォーカスオフセットデータ
5. トラッキングオフセットデータ
6. トラッキングバランスデータ
7. トラッキングオフセットデータ
8. プリアンプトラッキングセンサーゲイン
9.DSP トラッキングセンサーゲイン
10.PI オフセット

9
9DN-S3000
3. TEST MODE
4. Error Code Table (Appears only at Heat Run and Chucking Test function)
1 Focus Gain 35 ~ 120
2 Focus Balance -20 ~ +20
-20 ~ +20
-20 ~ +20
-20 ~ +20
3 Focus Offset
4 Tracking Gain 35 ~ 120
5 Tracking Balance
6 Tracking Offset
* Reference data.
Adjustment Item Adjustment Value indication at
character portions.
Process No.
(TRACK
Indication)
Function
(Character-display) Contents
A button
-
Heat Run
(H/R1_Normal)
Starting with the PLAY/PAUSE button, it repeats open/close of the tray and
playback.
All tracks are played back if the track count is less than 20. Only the first and last
tracks are played back if the tracks are more than 21. When any errors, it stops
and indicates error code (see Error Code Table).
B button
-
Chucking Test
(H/R2_Tray)
Starting with the PLAY/PAUSE button, it repeats open/close of the tray, servo on,
and TOC read.
The display shows the number of the tray operation. When any errors, it stops and
indicates error code (see Error Code Table).
SAMP
button
SAMP B
button
-
-
System check
(Sys._Check)
It starts system check when the PLAY/PAUSE button is pushed, and indicates the
status by performing plain operational check in the system .
1. Communication judge between the system com and DSP
2. DSP SDRAM write/read operation check
3. Communication judge between the system com and ATAPI com
4. Communication judge between the ATAPI com and ROM drive
5. ROM drive operation check
After finishing the check, it indicates the result on the character display lower
portion.
When the 1. ~ 5. items are OK, their item numbers are indicated.
But if there is a NG item, its item number is not indicated.
Judges whether PLATTER can rotate at the specified rotating speed.
The message "Platter_OK" is displayed on the character display if the rotating
speed meets the specification. Otherwise, "Platter_NG" is displayed.
Error Code Contents
E1 00
E1 01
E1 03
E1 04
E1 05
E1 06
Automatic Adjustment Error
Unable to detect disc
Unable to adjust tracking offset
Unable to adjust focus fine gain
Unable to actuate focus
Unable to actuate tracking
Unable to adjust tracking fine gain
E2 02 Servo down during automatic adjustment
E3 00 Unable to read TOC
E4 00
E4 01
Unable to close the disc holder in the regular time
Unable to open the disc holder in the regular time
E5 00 Slide error
サーボ自動調整読み出し値
2. テストモード
3. エラーコードテーブル ( ヒートランテスト、及び、チャッキングテストのとき表示されます )
サーボ調整項目 調整 OK 範囲
1 フォーカスゲイン 35 〜 120
2 フォーカスバランス -20 〜 +20
3 フォーカスオフセット -20 〜 +20
4 トラッキングゲイン 35 〜 120
5 トラッキングバランス -20 〜 +20
6 トラッキングオフセット -20 〜 +20
機能キャラクター表示 内容
A ボタン ヒートランテスト
H/R1Normal
A1 ボタンを押し、PLAY/PAUSE ボタンを押すとテストを開始します。
ディスクの出し入れと、再生を繰り返します。
20 トラック以下のディスクのときは、全てのトラックを再生します。
21 トラック以上のディスクのときは、ディスク先頭トラックと最終トラックのみ再生します。エラーが発生すると、エラーコード
を表示して停止します。
B ボタン チャッキングテスト
H/R2Tray
A2 ボタンを押し、PLAY/PAUSE ボタンを押すとテストを開始します。
ディスクの出し入れと、サーボ投入、TOC の読み込みを繰り返します。
エラーが発生すると、エラーコードを表示して停止します。
SAMP ボタン システムチェック
Sys.Check
A3 ボタンを押し、PLAY/PAUSE ボタンを押すとシステムチェックを開始し、チェック終了後、その結果を表示します。
1. システムマイコンと DSP の通信チェツクを行います。
2.DSP が SDRAM のリード / ライトチェツクを行います。
3. システムマイコンと ATAPI マイコンの通信チェツクを行います。
4.ATAPI マイコンと CD ドライブの通信チェツクを行います。
5.CD ドライブの動作チェックを行います。
全てのチェックが終了すると、キャラクター表示に結果を表示します。1 〜 5 項目のチェックが OK の時は、OK に
なった項目の番号が表示されます。NG の項目が合った場合、NG になった項目の番号が表示されま
せん。
SAMPB ボタン プラターチェック
PlateCheck
A4 ボタンを押し、PLAY/PAUSE ボタンを押すとプラターの回転チェックを開始し、チェック終了後、その結果を表示
します。プラターの回転をチェツクし OK のとき "PlatterOK" を表示します。NG のとき "PlatterNG" を表示
します。
エラーコード 内容
E100
E101
E103
E104
E105
E106
サーボ自動調整エラー
ディスクが検出できない。
トラッキングオフセットが調整できない。
フォーカスゲインが調整できない。
フォーカスサーボが入らない。
トラッキングサーボが入らない。
トラッキングゲインが調整できない。
E202 サーボ自動調整中サーボが外れた。
E300 TOC が規定時間内に読めない。
E400
E401
ディスクが規定時間内にローディングできない。
ディスクが規定時間内にイジェクトできない。
E500 スライドエラー

10
10DN-S3000
Detailed error can be displayed by PLATTER when error occurs.
5. System µcom and DSP Version Upgrade
System µcom and DSP can be upgraded in the following manner.
Version Upgrade Method
(1) Record the version upgrade software on a CD-R or CD-RW disc, only as one file with the format ISO9660 Mode-1.
The file name of the supplied version upgrade software should be used as is and this disc needs to finalize.
(2) After loading the disc made in above step 1, turn off the power. Then, turn on the power while pressing the NEXT TRACK
button and FAST SEARCH FWD ( ) button. The version upgrade starts with reading data of the disc.
(3) When you start version upgrade operation, messages "Version_Up" and "System&DSP" are displayed on the character dis-
play.
Recovery positions are turned on one by one from the left end according as the upgrade operation proceeds. When this op-
eration is completed, all recovery positions are turned on.
In case of some error or the power is turned off during the version upgrade, it may be impossible to operate at all thereafter.
Changing of IC502 on GU-3546 is necessary in this case, and software writing to IC502 should be done beforehand.
(4) When the upgrade is completed, the disk is ejected and operation returns to the normal mode.
(5) File name of the upgrade software indicates version numbers.
6. ROM Drive (FG-5000) µcom Version Upgrade
Drive (FG-5000) µcom can be upgraded in the following manner.
Version Upgrade Method
(1) Record the version upgrade software on a CD-R or CD-RW disc, only as one file with the format ISO9660 Mode-1.
The file name of the supplied version upgrade software should be used as is and this disc needs to finalize.
(2) After turning on the power, load the disc made in above step 1 into the mecha. you want to upgrade the version.
(3) "Drive" and "Version UP?" are indicated in the character display. Press the CD EJECT button and remove the disc when not
upgrade the version.
(4) Press the PLAY/PAUSE to start the version upgrade. "Now Loading" is indicated.
(5) When the version upgrade is finished, "Complete" is indicated and the disc EJECT.
(6) Turn off the power once and turn on again after take out the disc.
The version upgrade ends in 20~30 seconds normally. If the power turned off underway or the version upgrade ends
abnormally, the drive may become malfunction. In such a case, version upgrade with PC will be needed.
(7) File name of the upgrade software indicates version number.
Error Indication
TR MIN SEC FRAM CHARACTER
Displays the track
No. in which error
occurred.
Displays the time at which error occurred. “H * * * * E* * * ”
Operation count Error code
File name T3. * * * * * * . BIN
System com
version
DSP version
File name FG5K * * * * . BIN
Version number
4. マイコンアップデート
DN-S5000 は、ディスクから、システムマイコン、DSP、CD ドライブマイコンのアップデートを行うことができます。
(1) アップデートディスクの作成
システムマイコン、DSP、ドライブマイコンのアップデート用ディスクディスクを下記に従い作成下する。
① アップデート用のソフトを、CD-R、又は CD-RW ディスクに ISO9660,MODE1 のフォーマットで記録し、ファイナライズする。
・ 配布されたアップデートファイルを、CD ライティングソフトで DISCATONCE で書き込みしファイナライズする。
・ システムマイコン (DSP を含む ) とドライブマイコンの2個のアップデートソフトを 1 枚のディスクに記録出来ます。その他のソフトやデータを同一ディスク内
に記録しないこと。
・ ファイル名は、配布されたときのファイル名をそのまま使用すること。
(2) システムマイコン、DSP のアップデート
① (1) で作成したディスクをローディングし、電源を切り、NEXTTRACK と FASTSEARCHFWD( ) ボタンを押しながら電源を入れると、
ディスクのデータを読みとりアップデートを開始します。
② アップデートを開始すると、"VersionUp"、"System & DSP" が表示されます。
アップデートの進行に合わせ、再生位置表示が左から右へ順に点灯し、終了すると、全ての表示が点灯します。
注意 ) 大変希ではありますが、アップデート中に、アップデート未終了の異常状態が発生することがあります。アップデートを開始し3分
を経過しても終了しない場合も、異常が発生したと考えられますので、電源を切って、再度、(2) ①から同一の操作を行って
下さい。
発生した異常状況により、以後の全ての動作が出来なくなることがあります。その場合、GU-3546IC502 の交換が必要にな
ります。IC502 は、予め、ソフトウエアを書き込みする必要があります。(IC502 を発注の際は、最新のシステムマイコンバージョン No(GENNo)
で発注願います。)
③ アップデートが終了すると、ディスクがイジエクトされます。
(3) ドライブマイコンのアップデート
①システムマイコンのバージョンアップに引き続き、ドライブマイコンのバージョンアップを実施する場合は、再度、ディスクをローディングします。
・ドライブマイコンのみバージョンアップする場合、電源投入後、(1) で作製したディスクを最初にローディングします。
②ドライブ用のアップデートソフトが認識されると、表示にDriveVersionUP?が表示されます。
③ PLAY/PAUSE ボタンを押すと、アップデートを開始し、NowLoading が表示されます。
④アップデートが終了すると、Complete が表示され、ディスクがイジェクトされます。
⑤電源を切って終了です。
注意 ) 大変希ではありますが、アップデート中に異常が発生することがあります。
アップデートを開始し 3 分を経過しても終了しない場合も、異常が発生したと考えられますので、電源を切って、再投入して下さ
い。
但し、アップデート開始から終了までの間に機器の電源を切った場合、又は異常が発生した場合、ドライブが動作しなくなることが
あります。その場合、パソコンからのアップデートが必要になります。そのような場合は、QA に連絡願います。
エラー表示
トラック 分 秒 フレーム キャラクター
エラーが発生した
トラック番号
エラーが発生した時間 (A タイム ) H ****動作回数
E ****エラーコード

11
11DN-S3000
SEMICONDUCTORS /半導体一覧表
Only major semiconductors are shown, general semiconductors etc. are omitted to list.
主な半導体を記載しています。汎用の半導体は記載を省略しています。
1. IC’s
Note : Abbreviation ahead of IC No. indicates the name of P.W.B., etc.
注 ): ICNo. の前の記号は、基板の名称を表します。
DS : DSP P.W.B.
PA : PANEL P.W.B.
CD : CD-ROM P.W.B.
ADSP-21065L (DS: IC401)
ADSP-21065L Terminal Function
53
52
1
105
156
104
208 157
TOP VIEW
Function
Pin
No. Port Name Symbol
(IC301) I/O DET Ext Ini
Symbol
(IC401)
1VDD VDD VDD —————Power(+3.3V)
2 RFS0 YLRCK YLRCK I — IPu — H
Receive frame sync (LRCK) signal (Serial port IN 0)
3GND GND GND —————GND
4 RCLK0 YBCK YBCK I — — — — Receive frame sync (BCK) signal (Serial port IN 0)
5 DR0A ADDATA ADDATA I — IPu — H Data receive A (serial port IN 0)
6 DR0B I — IPu — H Data receive B (serial port IN 0)
7 TFS0 YLRCK YLRCK I — IPu — H
Send frame sync (LRCK) signal (Serial port OUT 0)
8 TCLK0 YBCK YBCK I — — — — Send frame sync (BCK) signal (Serial port OUT 0)
9VDD VDD VDD —————Power(+3.3V)
10GND GND GND —————GND
11 DT0A MOUT1 MOUT2 O — IPu — H Data send A (Serial port OUT 0)
12 DTOB DOUT1 DOUT2 O — IPu — H Data send B (Serial port OUT 0)
13 RFS1 LRCK1 LRCK2 I — IPu — H
Receive frame sync (LRCK) signal (Serial port IN 1)
14GND GND GND —————GND
15 RCLK1 BCK1 BCK2 I — — L — Receive frame sync (BCK) signal (Serial port IN 1)
16 DR1A SAMP2 SAMP1 I — IPu — H Data receive A (serial port IN 1)
17 DR1B I — IPu — H Data receive B (serial port IN 1)
18 TFS1 LRCK2 LRCK1 I/O — IPu — H
Send frame sync (LRCK) signal (Serial port OUT 1)
19 TCLK1 BCK2 BCK1 I/O ————Send frame sync (BCK) signal (Serial port OUT 1)
20 VDD VDD VDD —————Power (+3.3V)
21VDD VDD VDD —————Power (+3.3V)
22 DT1A SOUT1 SOUT2 O — IPu — H Data send A (Serial port OUT 1)
23 DT1B SAMP1 SAMP2 O — IPu — H Data send B (Serial port OUT 1)
24 PWM_EVENT1 I/O — Pd — L PWM1 output
25GND GND GND —————GND
26 PWM_EVENT0 I/O — Pd — L PWM0 output
27 BR1_ I — Pu — H Multi-processing bus request 1
28 BR2_ I — Pu — H Multi-processing bus request 1
29VDD VDD VDD —————Power (+3.3V)
30 CLKIN I — — — — Clock input
31 XTAL_ O — — — — X’tal oscillator pin
32VDD VDD VDD —————Power (+3.3V)
Res

12
12DN-S3000
Function
Pin
No. Port Name Symbol
(IC301) I/O DET Ext Ini
Symbol
(IC401) Res
33GND GND GND —————GND
34 SDCLK1 O — Pd — L SDRAM clock enable 1
35GND GND GND —————GND
36VDD VDD VDD —————Power (+3.3V)
37 SDCLK0 I/O ————SDRAM clock enable 0
38 DMAR1_ I — Pu H H DMA request 1
39 DMAR2_ I — Pu H H DMA request 2
40 HBR_ I — Pu — H Host bus request (BOOT)
41GND GND GND —————GND
42 RAS_ I/O — Pu H H SDRAM row access strobe
43 CAS_ I/O — Pu H H SDRAM column access strobe
44 SDWE_ I/O — Pu H H SDRAM write enable
45VDD VDD VDD —————Power (+3.3V)
46 DQM O — — — — SDRAM data mask
47 SDCKE I/O — — H — SDRAM clock enable
48 SDA10 O — Pd L L SDRAM A10
49GND GND GND —————GND
50 DMAG1_ O — — H — DMA ground 1
51 DMAG2_ O — — H — DMA ground 2
52 HBG_ O — — H — Host bus ground (BOOT)
53 BMSTR O — — H — Bus master output (H out)
54VDD VDD VDD —————Power (+3.3V)
55 CS_ I — — L L Chip select (BOOT)
56 SBTS_ I — Pu H H Extend bus three state
57GND GND GND —————GND
58WR_ I/O————Memory write strobe
59RD_ I/O————Memory read strobe
60GND GND GND —————GND
61VDD VDD VDD —————Power (+3.3V)
62GND GND GND —————GND
63 REDY O — — — — Host bus ACK
64SW_ I/O————Sync type write select
65CPA_ I/O————Core priority access
66VDD VDD VDD —————Power (+3.3V)
67VDD VDD VDD —————Power (+3.3V)
68GND GND GND —————GND
69ACK I/O————Memory ACK
70 MS0_ I/O — Pu H H Memory select 0
71 MS1_ I/O ————Memory select 1
72GND GND GND —————GND
73GND GND GND —————GND
74 MS2_ I/O ————Memory select 2
75 MS3_ I/O ————Memory select 3
76 FLAG11
DMABSY1
DMABSY2
O — Pu — H General flag 11 (In DMA flag L: DMA)
77VDD VDD VDD —————Power (+3.3V)
78 FLAG10
SAMPCOP
SAMPCOPY
I/O — Pu — H General flag 10 (In SAMPLER copy flag)
79 FLAG9 JOGB1 JOGB2 I — — — —
General flag 9 (JOG turning direction detect signal B)
80 FLAG8 JOGA1 JOGA2 I — — — —
General flag 8 (JOG turning direction detect signal A)
81 GND GND GND —————GND
82DATA0 I/O————Ext. bus data 0
83DATA1 I/O————Ext. bus data 1
84DATA2 I/O————Ext. bus data 2
85VDD VDD VDD —————Power (+3.3V)
86DATA3 I/O————Ext. bus data 3
87DATA4 I/O————Ext. bus data 4
88DATA5 I/O————Ext. bus data 5
89GND GND GND —————GND
90DATA6 I/O————Ext. bus data 6
91DATA7 I/O————Ext. bus data 7
92DATA8 I/O————Ext. bus data 8
93VDD VDD VDD —————Power (+3.3V)
94GND GND GND —————GND

13
13DN-S3000
Function
Pin
No. Port Name Symbol
(IC301) I/O DET Ext Ini
Symbol
(IC401) Res
95VDD VDD VDD —————Power (+3.3V)
96DATA9 I/O————Ext. bus data 9
97DATA10 I/O————Ext. bus data 10
98DATA11 I/O————Ext. bus data 11
99GND GND GND —————GND
100DATA12 I/O————Ext. bus data 12
101DATA13 I/O————Ext. bus data 13
102NC —————NC
103NC —————NC
104DATA14 I/O————Ext. bus data 14
105VDD VDD VDD —————Power (+3.3V)
106GND GND GND —————GND
107DATA15 I/O————Ext. bus data 15
108DATA16 I/O————Ext. bus data 16
109DATA17 I/O————Ext. bus data 17
110VDD VDD VDD —————Power (+3.3V)
111DATA18 I/O————Ext. bus data 18
112DATA19 I/O————Ext. bus data 19
113DATA20 I/O————Ext. bus data 20
114GND GND GND —————GND
115NC —————NC
116DATA21 I/O————Ext. bus data 21
117DATA22 I/O————Ext. bus data 22
118DATA23 I/O————Ext. bus data 23
119GND GND GND —————GND
120VDD VDD VDD —————Power (+3.3V)
121DATA24 I/O————Ext. bus data 24
122DATA25 I/O————Ext. bus data 25
123DATA26 I/O————Ext. bus data 26
124VDD VDD VDD —————Power (+3.3V)
125GND GND GND —————GND
126DATA27 I/O————Ext. bus data 27
127DATA28 I/O————Ext. bus data 28
128DATA29 I/O————Ext. bus data 29
129GND GND GND —————GND
130VDD VDD VDD —————Power (+3.3V)
131VDD VDD VDD —————Power (+3.3V)
132DATA30 I/O————Ext. bus data 30
133DATA31 I/O————Ext. bus data 31
134 FLAG7 DFLG12 DFLG22 I/O — Pu — H General flag 7 (RESERVE)
135GND GND GND —————GND
136 FLAG6 DFLG11 DFLG21 I/O — Pu — H General flag 6 (RESERVE)
137 FLAG5 DTIMB1 DTIMB2 O — — — —
General flag 5 (Pulse output for generating monitor play time)
138 FLAG4 DTIMA1 DTIMA2 O — — — —
General flag 4 (Pulse output for generating main play time)
139GND GND GND —————GND
140VDD VDD VDD —————Power (+3.3V)
141VDD VDD VDD —————Power (+3.3V)
142NC —————NC
143 ID1 I — — L L Multi-processing ID1 (Single processor: 0)
144 ID0 I — — L L Multi-processing ID2 (Single processor: 0)
145 EMU_ EMU1_ EMU2_ O — — — — Emulation status
146 TD0 TD01 TD02 O — — — — Test data output (JTAG)
147 TRST_ TRST1_ TRST2_ I — IPu — H Test reset (JTAG)
148 TDI TDI1 TDI2 I — Pd — L Test data input (JTAG)
149 TMS TMS1 TMS2 I — IPu — H Test mode select (JTAG)
150GND GND GND —————GND
151 TCK TCK1 TCK2 I — Pu — H Test clock (JTAG)
152 BSEL I — — H H EPROM boot select (Boot by EPROM: 1)
153 BMS_ BMS1_ BMS2_ I — — H H Boot memory select (Host processor boot: 1)
154GND GND GND —————GND
155GND GND GND —————GND
156VDD VDD VDD —————Power (+3.3V)

14
14DN-S3000
157 RESET_ DRES_ DRES_ I — — H L DSP reset signal
158VDD VDD VDD —————Power (+3.3V)
159GND GND GND —————GND
160 ADDR23 I/O ————Ext. bus address 23
161 ADDR22 I/O ————Ext. bus address 22
162 ADDR21 I/O ————Ext. bus address 21
163VDD VDD VDD —————Power (+3.3V)
164 ADDR20 I/O ————Ext. bus address 20
165 ADDR19 I/O ————Ext. bus address 19
166 ADDR18 I/O ————Ext. bus address 18
167GND GND GND —————GND
168GND GND GND —————GND
169 ADDR17 I/O ————Ext. bus address 17
170 ADDR16 I/O ————Ext. bus address 16
171 ADDR15 I/O ————Ext. bus address 15
172VDD VDD VDD —————Power (+3.3V)
173 ADDR14 I/O ————Ext. bus address 14
174 ADDR13 I/O ————Ext. bus address 13
175 ADDR12 I/O ————Ext. bus address 12
176VDD VDD VDD —————Power (+3.3V)
177GND GND GND —————GND
178 ADDR11 I/O ————Ext. bus address 11
179 ADDR10 I/O ————Ext. bus address 10 (SDRAM: Connects SDA10)
180 ADDR9 I/O ————Ext. bus address 9
181GND GND GND —————GND
182VDD VDD VDD —————Power (+3.3V)
183 ADDR8 I/O ————Ext. bus address 8
184 ADDR7 I/O ————Ext. bus address 7
185 ADDR6 I/O ————Ext. bus address 6
186GND GND GND —————GND
187GND GND GND —————GND
188 ADDR5 I/O ————Ext. bus address 5
189 ADDR4 I/O ————Ext. bus address 4
190 ADDR3 I/O ————Ext. bus address 3
191VDD VDD VDD —————Power (+3.3V)
192VDD VDD VDD —————Power (+3.3V)
193 ADDR2 I/O ————Ext. bus address 2
194 ADDR1 I/O ————Ext. bus address 1
195 ADDR0 I/O ————Ext. bus address 0
196GND GND GND —————GND
197 FLAG0 DR_/W1 DR_/W2 I/O ————General flag 0 (Command read write select)
198 FLAG1 DACK1_ DACK2_ I/O ————General flag 1
199 FLAG2 DBSY1 DBSY2 I/O ————General flag 2
200VDD VDD VDD —————Power (+3.3V)
201 FLAG3 DFLG10 DFLG20 I/O — Pu — H General flag 3 (RESERVE)
202NC ——————
203NC ——————
204GND GND GND —————GND
205 IRQ0_ DREQ1 DREQ2 I — Pu — H Interrupt request input 0 (SYS mcom interface)
206 IRQ1_ DREQ1_ DREQ2_ I — Pu — L Interrupt request input 1 (SYS mcom interface)
207 IRQ2_ JOGINT1 JOGINT2 I — — — —
Interrupt request input 2 (JOG turning speed detect signal)
208 NC —————NC
Function
Pin
No. Port Name Symbol
(IC301) I/O DET Ext Ini
Symbol
(IC401) Res

15
15DN-S3000
M5705Q (CD: IC501)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
AVSS-DS
XSRFIN
XSIPIN
AVDD5-DS
XSDSSLV
XSRSLINT
VDD
XSAWRC
XSRFGC
XSEFGC
XSFOCUS
XSTRACK
XSSLEG
AVDD5-DA
XSMOTOR
AVSS-DA
XSRFRPLP
XSTELP
XSVREF2
XSRFRP
XSTEXI
AVSS-AD
XSTEI
XSFEI
XSAEI
AVDD5-AD
XSSBAD
GND
XSDFCT
XSCSJ
XSCLK
XSDATA
XSLDC
XSFGIN
XSSPDON
XSFLAG(3)
XSFLAG(2)
XSFLAG(1)
XSFLAG(0)
XMP1_7
XMP1_6
GND
NC
XMP1_4
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
XRD(3)
XRD(12)
GND
XRD(2)
XRD(13)
XRD(1)
XRD(14)
XRD(0)
XRD(15)
XHD(7)
XHD(8)
XHD(6)
XHD(9)
XHD(5)
XHD(10)
XHD(4)
XHD(11)
VDD
XHD(3)
XHD(12)
XHD(2)
XHD(13)
GND
XHD(1)
XHD(14)
XHD(0)
XHD(15)
XHDRQ
XHIOWJ
XHIORJ
XHIORDY
XHDACKJ
XHINT
XHCS16J
XHA(1)
XHPDIAGJ
XHA(0)
XHA(2)
XHCS1J
XHCS3J
XHDASPJ
XMA(15)
XMA(14)
XMA(13)
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
XMP1_3
XMFSCSJ
XMP1_2
XGPIO(2)
XMP1_1
XMRSTJ
XGPO(1)
XGPO(0)
XCRSTJ
XMPSENJ
VDD
XMALE
XMP1_0
VDD
XOSC1
XOSC2
GND
XMD(0)
XMD(1)
XMD(2)
XMD(3)
XMD(4)
XMD(5)
XMD(6)
XMD(7)
XMCSJ
XMRDJ
XMWRJ
XMINT1J
XMA(11)
XMA(10)
VDD
XMA(9)
XMA(8)
XMA(7)
XMA(6)
XMA(5)
XMA(4)
XMA(3)
XMA(2)
XMA(1)
XMA(0)
XMA(12)
GND
176
175
174
173
172
171
170
169
168
167
166
165
164
163
162
161
160
159
158
157
156
155
154
153
152
151
150
149
148
147
146
145
144
143
142
141
140
139
138
137
136
135
134
133
XSAWRCVCO
XSVREFO
XSPDOFTR2
XSVR_PLL
XSFTROPI
XSFDO
AVSS_PL
XSPLLFTR2
AVDD5_PL
XSFDIREF
XSPDIREF
GND
XTSLRF
XTPLCK
VDD
XRA(3)
XRA(2)
XRA(1)
XRA(0)
XRA(4)
XRA(5)
XRA(6)
GND
XRA(7)
XRA(10)
XRA(11)
VDD
XRA(8)
XRA(9)
XROEJ
VDD
XRCASJ
XRRASJ
XRSDCLK
XRWEJ
XRD(7)
XRD(8)
XRD(6)
GND
XRD(9)
XRD(5)
XRD(10)
XRD(4)
XRD(11)
Data
Separator
ATAP I
&
MPEG
I/F
Digital
Servo
DVD-DSP RAM
Arbiter
Target
Search
ROM
C3 ECC
EDC
MPEG
DEC.
Motor
Driver
PC
4M DRAM
CD-DSP MCU
M
M5705
DescriptionPin No. Pin Name Type
2 XSRFIN I/A Analog RF signal input after passing through the equalizer
3 XSIPIN I/A Inverting input pin of data slicer
5 XSDSSLV O/A Slice level output pin
6 XSRSLINT I/A Reference current setting pin for analog data slicer
8 XSAWRC O/A Output for enlarge VCO range. Analog output from DAC buffer
9 XSRFGC O/A RF gain control output
10 XSEFGC O/A E,F gain control output
11 XSFOCUS O/A Output voltage level for focusing buffer IC
12 XSTRACK O/A Output voltage level for tracking buffer IC
13 XSSLEG O/A Output voltage level for sledge buffer IC
15 XSMOTOR O/A Output voltage level for spindle motor buffer IC
17 XSRFRPLP I/A High bandwidth low pass filter input for RFRP
18 XSTELP I/A High bandwidth low pass filter input for TE
19 XSVREF2 I/A 2.1V reference voltage input
20 XSRFRP I/A RF ripple/envelope signal input
21 XSTEXI I/A Tracking zero crossing input signal
23 XSTEI I/A Tracking error input signal
24 XSFEI I/A Focus error input signal
25 XSCEI I/A 1. Center error input signal
2. Photo Interrupt input
M5705 Terminal Function

16
16DN-S3000
DescriptionPin No. Pin Name Type
27 XSSBAD I/A Sub-beam addition signal input
166 XSPDIREF I/A Phase detector reference current generator. Connect a resistor between this pin and
ground to set reference current
167 XSFDIREF I/A Frequency detector reference current generator. Connect a resistor between this pin and
ground to set reference current
169 XSPLLFTR2 I/A Data PLL loop filter pin#2
171 XSFDO O/A Output node of frequency detector charge pump circuit
172 XSFTROPI I/A Input node of loop filter OP circuit
173 XSVR_PLL I/A PLL reference voltage input
174 XSPDOFTR2 I/A Phase detector filter pin#1
175 XSVREFO O/A Reference voltage output
176 XSAWRCVCO I/A Auto Wide Range Control of VCO input pin. For enlarge VCO range in CAV mode
29 XSDFCT I Detect detection signal input
30 XSCSJ O Chip select signal for accessing control registers
31 XSCLK O Clock output for accessing control registers
32 XSDATA I/O Registers data input/output pin
33 XSLDC O Laser diode on/off control output for both CD/DVD
34 XSFGIN I Motor Hall sensor input
35 XSSPDON O Spindle motor on output
36, 37, 38, 39 XSFLAG[3:0] O These pins are used to monitor some status of servo control block
48, 51, 52 XGPIO[2:0] I/O 1. These pins are used as general purpose I/O bus
2. When use internal microcontroller, XGPIO[2] can be used as programmable I/O port 3.6.
40 XMP1_7 I/O Internal microcontroller programmable I/O port 1.7.
41 XMP1_6 I/O Internal microcontroller programmable I/O port 1.6.
43 XMP1_5 I/O This pin is now changed to be NC.
44 XMP1_4 I/O Internal microcontroller programmable I/O port 1.4.
45 XMP1_3 I/O Internal microcontroller programmable I/O port 1.3.
47 XMP1_2 I/O Internal microcontroller programmable I/O port 1.2.
49 XMP1_1 I/O Internal microcontroller programmable I/O port 1.1.
57 XMP1_0 I/O Internal microcontroller programmable I/O port 1.0.
This pin is default used as the A16 (microcontroller address line 16)
46 XMFSCSJ I/O Output chip select connected to external flash ROM chip enable pin
54 XMPSENJ I/O Output program store enable connected to external ROM PSENJ pin.
56 XMALE I/O This signal is used as address latch signal in address/data mux mode
70 XMCSJ I/O 1. This signal must be asserted for all microcontroller accesses to the register of this chip
2. When use internal microcontroller, this signal can be used as programmable I/O port 3.1
71 XMRDJ I/O 1. This signal is used as the Read Strobe signal
2. When use internal microcontroller, this signal can be used as programmable I/O port 3.0
72 XMWRJ I/O This signal is used as the Wire Strobe signal
73 XMINT1J I/O 1. This signal is an interrupt line to the microcontroller
2. When use internal microcontroller, this signal can be used as programmable I/O port 3.7
74, 75, 77, 78,
XMA[15:0] I/O These pins are used as address bus
79, 80, 81, 82,
83, 84, 85, 86,
87, 89, 90, 91
62, 63, 64, 65, XMD[7:0] I/O These pins are used as data bus for the 16-bit processor mode, or the address/data mux
66, 67, 68, 69 bus for the 8-bit processor mode.
163 XTPLCK I/O PLCK test pin
164 XTSLRF I/O SLRF test pin
59 XOSC1 I Crystal input/System clock. The input frequency from outside crystal or oscillator is 33.8688MHz
60 XOSC2 O Crystal output
53 XCRSTJ I Chip Reset. As asserted low input generates a component reset that stops all operations within
the chip and deasserts all output signals. All input/output signals are set to input.
94 XHCS1J I This pin is used to select the command block task file registers
93 XHCS3J I This pin is used to select the control block task file registers
103 XHIORJ I Asserted by the host during a host I/O read operation
104 XHIOWJ I Asserted by the host during a host I/O write operation
105 XHDRQ O
1.
DMA request. This pin is configured as the DMA request signal, and is used during DMA transfer
between the host and the controller. This pin is tri-stated when DMA transfers are not enabled.
2.
MPEG acknowledge.This pin is used as the ACKJ signal when MPEG interface mode is selected.
101 XHDACKJ I
1. DMA acknowledge. This pin is configured as DACKJ, and is used as the DMA acknowledge
signal during DMA data transfers.
2. MPEG request. This pin is used as the REQ signal when MPEG interface mode is selected
99 XHCS16J O
1. 16-bit data select. This signal indicates that a 16-bit data transfer is active on the host data
bus. This pin is open-drain tri-state output.
2. MPEG clock. This pin is used as the CLOCK signal when MPEG interface mode is selected.
50 XHRSTJ I Host Reset. The reset of ATA bus
100 XHINT O
1. Host interface request. This tri-state pin is the host interrupt request, and is asserted to
indicate to the host that the controller needs attention.
2. MPEG begin. This pin is used as the BEGIN signal when MPEG interface mode is selected

17
17DN-S3000
DescriptionPin No. Pin Name Type
97 XHPDIAGJ I/O This pin is used as the Passed Diagnostics signal, and may be an input or an open-drain output
92 XHDASPJ I/O This pin is used as the Drive Active/Slave Present signal, and is an input or an open-drain
output. This pin is used for Master/Slave drive communication and/or for driving an LED
102 XHIORDY I/O
1. I/O channel ready. This signal is driven low to extend host transfer cycles when the controller
is not ready to respond. This pin will be tri-stated when a read or write is not in progress.
2. MPEG error. This pin is used as the ERROR signal when MPEG interface mode is selected
95, 96, 98 XHA[2:0] I Host address lines. The host address lines A[2:0] are used to access the various host control,
status, and data registers
XHD[15.0] I/O
1. Host data bus. This bus is used to transfer data and status between the host and the controller.
106, 107, 108, 2.
MPEG data bus 7-8. The HD[7:0] are used as the DATA [7:0] when MPEG interface mode is selected.
109, 111, 112, 3. VCD I/F. Bit3-0 are used as VCD I/F signal when VCD function is enabled. The relationship of
113, 114, 116, bit3-0 and VCD I/F is as follow
117, 118, 119, HD0—CD-DATA
120, 121, 122, HD1—CD-LRCK
123 HD2—CD-BCK
HD3—CD-C2PO
143 XRSDCLK O This signal is the clock output for SDRAM
147 XROEJ O This signal is used as the memory output enable for external DRAM buffers. After RSTJ is
asserted, this signal will be low
142 XRWEJ O This signal is asserted low when a buffer memory write operation is active
144 XRRASJ O This signal is used as Row address output to external DRAM buffer. After RSTJ is asserted, this
signal will be high
145 XRCASJ O This signal is used as column address output to external DRAM. After RSTJ is asserted, this
signal will be high
1. RAM address lines. These are bits11-0 for addressing the buffer memory.
2. Hardware setting. The bits6-0 are used as hardware setting for some functions.
RA[9] : FLASH size is 64K/128K
1: FLASH size is 64K
0: FLASH size is 128K
RA[8] : External CPU is 8032/H8
1: 8032
0: H8
RA[7] : Microcontroller programmable I/O port 1 pin control
1: By internal microcontroller
148, 149, 151, 0: By registers to decide input/output
152, 153, 155, RA[6] : System test pin output
156, 157, 158, XRA[11:0] O 1: Normal operation
159, 160, 161 0: System test pin output
RA[5] : For testing purpose, donít need to set
RA[4] : IDE master/slave
1: Slave
0: Master
RA[3] : For testing purpose, donít need to set
RA[2] : For testing purpose, donít need to set
RA[1-0] : MCU Mode selection
11: Normal Mode (internal uP, internal address latch)
10: Outside uP Mode (ICE Mode)
01: Test mode for internal uP testing
00: Internal uP mode with external address latch
124, 125, 126,
XRD[15:0] I/O These signals are the 8-bit parallel data lines to/from the buffer memory.
127, 128, 129,
131, 132, 134,
135, 136, 137,
138, 139, 140,
141
4 AVDD5_DS Analog Power +5V for Data Slicer part
14 AVDD5_DA Analog Power +5V for DAC part
26 AVDD5_AD Analog Power +5V for ADC part
168 AVDD5_PL Analog Power +5V for Data PLL part
7, 55, 58, 76,
VDD Power +3.3V for digital core logic and pad
115, 146,
150, 162
1 AVSS_DS Analog Ground for Data Slicer part
16 AVSS_DA Analog Ground for DAC part
22 AVSS_AD Analog Ground for ADC part
170 AVSS_PL Analog Ground for Data PLL part
28, 42, 61,
GND Digital Ground core logic and pad.
88, 110, 130,
138, 154, 165

18
18DN-S3000
MN102H730F (DS: IC501)
MN102H730F Terminal Function
128 33
97 64
132
96 65
TOP VIEW
Function
I/O
Pin
No. Pin Name Symbol
1 CS0_ CS0_ O — Pu — — Ext. memory chip select 0 (Flash ROM CS)
2 CS1_ CS1_ O — Pu — — Ext. memory chip select 1 (Flash ROM for memo)
3 D00 DQ0 I/O — — — — Ext. memory data in/output 0, DSP interface 0
4 D01 DQ1 I/O — — — — Ext. memory data in/output 1, DSP interface 1
5 D02 DQ2 I/O — — — — Ext. memory data in/output 2, DSP interface 2
6 D03 DQ3 I/O — — — — Ext. memory data in/output 3, DSP interface 3
7 VDD VDD — — — — — Power (+3.3V)
8 VSS VSS — — — — — GND
9 D04 DQ4 I/O — — — — Ext. memory data in/output 4, DSP interface 4
10 D05 DQ5 I/O — — — — Ext. memory data in/output 5, DSP interface 5
11 D06 DQ6 I/O — — — — Ext. memory data in/output 6, DSP interface 6
12 D07 DQ7 I/O
I/O
— — — — Ext. memory data in/output 7, DSP interface 7
13 D08 DQ8 — — —
14 D09 DQ9 — — —
15 D10 DQ10 — — —
16 PD0,DMAACK1_ RESERVE —
17 PD1,DMAREQ1_ RESERVE —
L—
L—
18 D11 DQ11 — — —
19 D12 DQ12 — — —
20 D13 DQ13 — — —
21 D14 DQ14 — — —
22 D15 DQ15 — — —
23 WORD WORD I — — Data bus width select (H: 16bit),GND fixed
24 VDD VDD — — — — — Power (+3.3V)
25 MODE MODE I — — L L Processor mode, GND fixed
DET Ext Ini Res
—
I/O
I/O
O
O
I/O
I/O
I/O
I/O
I/O
—
—
—
—
—
—
—
—
—
Ext. memory data in/output 8, DSP interface 8
Ext. memory data in/output 9, DSP interface 9
Ext. memory data in/output 10, DSP interface 10
Ext. memory data in/output 11, DSP interface 11
Ext. memory data in/output 12, DSP interface 12
Ext. memory data in/output 13, DSP interface 13
Ext. memory data in/output 14, DSP interface 14
Ext. memory data in/output 15, DSP interface 15

19
19DN-S3000
Function
I/O
Pin
No. Pin Name Symbol DET Ext Ini Res
26 PC3 MUTE O — Pu H H Mute signal (H: Mute)
27 XI XI I — — — — Oscillation input
28 XO XO O — — — — Oscillation output
29 VDD VDD — — — — — Power (+3.3V)
30 OSCI OSCI I — — — — Oscillation input, 32.0MHz
31 OSCO OSCO O — — — — Oscillation output
32 VSS VSS — — — — —
———
GND
33 P57,BOSC TEST
NMI
I — 32.0MHz output
Connect to Power
34 PC5,NMI I — —
—
35 RST_ RST_ I —
——
—
—
—
—
µcom reset
36 PC0 YMCLK O —
—
H — Clock for AK4353 data
37 P76 TEST O — Pu — P.W.B. check mode IN
38 P60,IRQ0 DTIMA I — Pu H H Main playback clock input
39 P61,IRQ1 DTIMB I — Pu H H Monitor playback clock input
40 P62,IRQ2,TM10IOA TABLE I — (Pu) H H Clock pulse input for platter
41 P63,IRQ3,TM10IOA CLK4M I — — Clock pulse input for platter
42 P64,IRQ4 ATANS_ I — (Pu) — H ATAPI µcom serial interface
43 P65,IRQ5,TM12IOA DISCPA I — (Pu) H H Clock pulse input for scratch disc
44 P66,IRQ6 DISCDIR I — (Pu) H H Direction pulse input for scratch disc
Start pulse input for scratch disc
45 P67,IRQ7 DISCINT I — (Pu) H H
46 P70,TM13IOB DISCA I —
———
SCRATCH for DISC pulse A count input
47 P71 YMDATA O — — H — AK4353 output data
48 PD2,DMAACK0_ NRES_ O — Pd L L AK4353 reset signal
Clock invert pulse input for scratch disc
49 PD3,TM3IO DISCPA_ I — — —
50 VDD VDD — — — — — P
—
ower (+3.3V)
51 P77 RESERVE
RESERVE
RESERVE
RESERVE
O— —
—
52 P72,TM14IOB DISCPB I — — — — SCRATCH for DISC pulse B count input
53 P73 O — — L
—L
—
—L
54 P74 O—
—
—L
O—
55 P75,TM12IOB CLK4M I — — — — Clock pulse input for disc
56 PA0,SBI0 RXD1 I — (Pu) — H Data receive from PANEL
57 PA1,SBO0 TXD1 O — Pu H H Data send to PANEL (PU µcom specify)
58 PA2,SBT0 MCMD_ O — Pu H H ATAPI µcom serial interface (PU µcom specify)
59 PA3,SBI1 X'RXDOUT I — (Pd) — H Data receive from X'EFFECT OUT
60 PA4,SBO1 X'TXDOUT O — Pu H H Data send to X'EFFECT OUT
6 1 PA5
62 PB0,SBI2 X’RXD IN I — (Pd) — H Data receive from X’EFFECT IN
63 PB1,SBO2 X’TXD IN O — Pu H H Data send to X’EFFECT IN
64 PB2 APRES_ O — Pd L L ATAPI µcom reset signal
65 PB3,SBI3 ATDATA I — (Pu) — H ATAPI µcom serial receive signal
66 PB4,SBO3 MDATA O — H
—
—ATAPI µcom serial send signal
67 PB5,SBT3 MCLK O — —
—
H ATAPI µcom serial send/receive clock
68 VDD VDD — — — — — Power (+3.3V)
69 VSS VSS — — — — — GND
70 AVSS AVSS — — — — — Analog ref. GND for A/D conversion, GND
71 Vref Vref — — — — — Analog ref. V for A/D conversion, GND
72 P80 DFLG2 I/O — Pu — H DSP gener al flag 2
73 P81 DFLG1 I/O — Pu — H DSP gener al flag 1
74 P82 DR_/W1 O — — H — DSP interf ace send/receive select signal
75 P83 DACK_ I — Pu H H DSP interf ace ACK
76 P84 DBSY_ I — Pu
Pu
Pu
H H DSP interf ace busy signal
77 P85 DFLG0 I/O — Pu —
—
—
H DSP gener al flag 0
78 P86 DREQ_ O — Pu H H
HH
DSP interf ace request signal
79 P87 FPLAY1 I — Main fader start PLAY input
80 PD4 FCUE1
TESTIN1
TESTIN2
I — (Pu) H H Main fader start CUE input
81 PD5 I — H
H
82 P90 I —
83 P91 RESERVE O — — L —
84 P92 PNLRST — LL
L
Panel µcom reset signal (L:Reset)
85 P93 APOWER O — Pd
—Pd
L Analog output voltage ON/OFF (L:OFF)
86 Vref+ Vref+ — — — — — Analog ref.V for A/D conversion, +3.3V
87 AVDD AVDD — — — — — Power (+3.3V)
(Pu)
—

20
20DN-S3000
Function
I/O
Pin
No. Pin Name Symbol DET Ext Ini Res
88 P94 MCNT0 O — Pu L L Motor control signal 0
89 P95 MCNT1 O — Pu
Pu L
L L Motor control signal 1
Motor rotation speed control signal A/D 0
90 P96,DAC2 MCNTDA O — L
91 P97,DAC3 RESERVE O — — H —
92 BREQ_ BREQ_ I — (Pu) H H Bus request signal
93 BRACK_ BRACK_ O — Pu H H Bus request accept signal
94 WEL_ WE_ O — Pu — H Ext. memory write enable (Lower 8bit)
95 P51 RESERVE O — — H —
96 RE_ RE_ O — Pu — H Ext. memory read enable
97 CS2_ CS2_ O — Pu — H Ext. memory chip select 2 (DSP1 interface)
98 VDD VDD — — — — — Power (+3.3V)
99 VSS VSS — — — — — GND
100 P54, BSTRE ML O — — H — AK4353 chip select
101 P55, WR_ RESERVE O — — H —
102 CS3_ CS3_ O — — — — Not used
103 A00 A00 O — — — — Ext. memory address bus 0
104 A01 A01 O — — — — Ext. memory address bus 1
105 A02 A02 O — — — — Ext. memory address bus 2
106 A03 A03 O — — — — Ext. memory address bus 3
107 A04 A04 O — — — — Ext. memory address bus 4
108 A05 A05 O — — — — Ext. memory address bus 5
109 A06 A06 O — — — — Ext. memory address bus 6
110 A07 A07 O — — — — Ext. memory address bus 7
111 A08 A08 O — — — — Ext. memory address bus 8
112 PD6 RESERVE O — — L —
113 PD7,TM7IO I —
——
—
114 A09 A09
DISCPB_
O — — — — Ext. memory address bus 9
115 A10 A10 O — — — — Ext. memory address bus 10
116 A11 A11 O — — — — Ext. memory address bus 11
117 A12 A12 O — — — — Ext. memory address bus 12
118 A13 A13 O — — — — Ext. memory address bus 13
119 VDD VDD — — — — — Power (+3.3V)
120 PC4 RESERVE O — — L —
121 A14 A14 O — — — — Ext. memory address bus 14
122 A15 A15 O — — — — Ext. memory address bus 15
123 A16 A16 O — — — — Ext. memory address bus 16
124 A17 A17 O — Pu — — Ext. memory address bus 17
125 A18 A18 O — Pu — — Ext. memory address bus 18
126 A19 A19 O — Pu — — Ext. memory address bus 19
127 A20 A20 O — Pu — — Ext. memory address bus 20
128 A21 A21 O — Pu — — Ext. memory address bus 21
Other manuals for DN-S3000
3
Table of contents
Other Denon CD Player manuals

Denon
Denon DCD-2500NE User manual

Denon
Denon DCD-485 User manual

Denon
Denon DCM-500AE User manual

Denon
Denon DCD-720AE User manual

Denon
Denon DCD-1500AE User manual

Denon
Denon DCD-A110 User manual

Denon
Denon DVM-1835 - DVD Changer User manual

Denon
Denon DCD-710AE User manual

Denon
Denon DVM-725 - DVD Changer User manual

Denon
Denon DCD-2500NE User manual

Denon
Denon DCD-2500NE User manual

Denon
Denon DCM-290 User manual

Denon
Denon DCM-5001 User manual

Denon
Denon DCD-50 User manual

Denon
Denon DVD-2200 User manual

Denon
Denon DCD-1500 User manual

Denon
Denon DCD-F107 User manual

Denon
Denon DN-D4000 User manual

Denon
Denon DCM27 - DCM 27 CD User guide

Denon
Denon PMA-S1 User manual